Двойная скорость передачи данных - Double data rate
Эта статья нужны дополнительные цитаты для проверка.Июль 2009 г.) (Узнайте, как и когда удалить этот шаблон сообщения) ( |
В вычисление, а компьютерный автобус работая с двойная скорость передачи данных (DDR) передает данные как по переднему, так и по заднему фронту тактовый сигнал.[1] Это также известно как двойная накачка, с двумя насосами, и двойной переход. Период, термин режим переключения используется в контексте Флэш-память NAND.
Обзор
Самый простой способ сконструировать тактовый Электронная схема состоит в том, чтобы заставить его выполнять одну передачу за полный цикл (подъем и падение) тактовый сигнал. Однако это требует, чтобы тактовый сигнал изменялся дважды за передачу, в то время как линии данных изменялись не более одного раза за передачу. При работе с высокой пропускной способностью целостность сигнала ограничения ограничивают время частота. При использовании обоих фронтов тактового сигнала сигналы данных работают с одной и той же предельной частотой, тем самым удваивая скорость передачи данных.
Этот метод был использован для микропроцессора передние боковые автобусы, Ультра-3 SCSI, графическая RAM ( AGP автобус PCIe и GDDR ), основная память (обе RDRAM и DDR1 через DDR4 ), а Гипертранспорт автобус на AMD с Athlon 64 процессоры. В последнее время он используется для других систем с высокими требованиями к скорости передачи данных - например, для вывода аналого-цифровые преобразователи (АЦП).[2]
DDR не следует путать с двойной канал, в котором каждый канал памяти обращается к двум модулям ОЗУ одновременно. Эти две технологии независимы друг от друга, и многие материнские платы используют обе, благодаря использованию памяти DDR в двухканальной конфигурации.
Альтернатива двойному или четырехъядерная откачка сделать ссылку самосинхронизация. Такую тактику избрали InfiniBand и PCI Express.
Соотношение полосы пропускания и частоты
Описание пропускной способности шины с двойной накачкой может сбить с толку. Каждый фронт тактовой частоты называется бить, с двумя долями (одна оптимистичный и один мрачный ) за цикл. Технически герц это единица циклы в секунду, но многие люди ссылаются на количество переводы в секунду. При осторожном использовании обычно говорится о «500 МГц, удвоенная скорость передачи данных» или «1000МТ / с ", но многие обычно ссылаются на" шину 1000 МГц ", хотя ни один сигнал не работает быстрее 500 МГц.
DDR SDRAM популяризировал метод определения пропускной способности шины в мегабайт в секунду, произведение скорости передачи и ширины шины в байтах. DDR SDRAM, работающая с тактовой частотой 100 МГц, называется DDR-200 (после скорости передачи данных 200 МТ / с), а ширина 64-бит (8 байт) DIMM работающий с такой скоростью передачи данных, называется PC-1600, после его пиковой (теоретической) пропускной способности 1600 МБ / с. Аналогичным образом, скорость передачи данных 1,6 ГТ / с DDR3-1600 называется PC3-12800.
Некоторые примеры популярных обозначений модулей DDR:
Имена | Часы памяти | Часы шины ввода / вывода | Скорость передачи | Теоретическая пропускная способность |
---|---|---|---|---|
DDR-200, ПК-1600 | 100 МГц | 100 МГц | 200 МТ / с | 1,6 ГБ / с |
DDR-400, ПК-3200 | 200 МГц | 200 МГц | 400 МТ / с | 3,2 ГБ / с |
DDR2-800, PC2-6400 | 200 МГц | 400 МГц | 800 МТ / с | 6,4 ГБ / с |
DDR3-1600, PC3-12800 | 200 МГц | 800 МГц | 1600 МТ / с | 12,8 ГБ / с |
DDR4-2400, PC4-19200 | 300 МГц | 1200 МГц | 2400 МТ / с | 19,2 ГБ / с |
DDR4-3200, PC4-25600 | 400 МГц | 1600 МГц | 3200 МТ / с | 25,6 ГБ / с |
DDR5-4800, PC5-38400 | 300 МГц | 2400 МГц | 4800 МТ / с | 38,4 ГБ / с |
DDR5-6400, PC5-51200 | 400 МГц | 3200 МГц | 6400 МТ / с | 51,2 ГБ / с |
DDR SDRAM использует двойную скорость передачи данных сигнализация только на линиях данных. Адресные и управляющие сигналы по-прежнему отправляются в DRAM один раз за такт. цикл (если быть точным, по нарастающему фронту тактового сигнала), и временные параметры, такие как Задержка CAS указаны в тактах. Некоторые менее распространенные интерфейсы DRAM, в частности LPDDR2, GDDR5 и XDR DRAM, отправлять команды и адреса с удвоенной скоростью передачи данных. DDR5 использует две 7-битные командно-адресные шины с удвоенной скоростью передачи данных для каждого модуля DIMM, где зарегистрированный Микросхема драйвера часов преобразуется в 14-битную шину SDR для каждого чипа памяти.
Смотрите также
- DDR SDRAM, DDR2 SDRAM, DDR3 SDRAM, DDR4 SDRAM и DDR5 SDRAM
- GDDR SDRAM, GDDR3 SDRAM, GDDR4 SDRAM, GDDR5 SDRAM и GDDR6 SDRAM
- Список битрейтов устройства
- Насосная (компьютерные системы)
- Четыре скорости передачи данных
Рекомендации
- ^ Хеннесси, Джон Л .; Паттерсон, Дэвид А. (2007). Компьютерная архитектура: количественный подход. Амстердам: Морган Кауфманн. п. 314. ISBN 0-12-370490-1.
- ^ "AD9467 АЦП" (PDF) (техническая спецификация). Аналоговые устройства.