GAL22V10 - GAL22V10

GAL22V10
Дизайнерская фирмаРешетчатый полупроводник
ТипСерия устройств с программируемой логикой

В GAL22V10 представляет собой серию устройств с программируемой логикой от Решетчатый полупроводник, реализованный как CMOS-based общая логика массива ИС и доступны в двухрядные пакеты или же пластиковые держатели для чипов с выводами. Это пример стандартного производственного устройства GAL, которое часто используется в образовательных учреждениях в качестве базового PLD.[1][2][3]

Характеристики

GAL22V10 имеет 12 входных контактов и 10 контактов, которые можно сконфигурировать как входы или выходы, и существует с различными скоростями переключения, от 25 до 4 нс.[1][2][4] Каждый выход управляется макроячейкой выходной логики с элементом продукта, разрешающим выход, и переменным числом элементов продукта, от восьми до шестнадцати. Каждый OLMC может быть настроен на вывод как инвертирующий или неинвертирующий, и может быть переведен в зарегистрированный или комбинаторный режим. В зарегистрированном режиме каждая макроячейка активно использует D-триггер для удержания состояния под контролем данных, вводимых из логической части макроячейки и нарастающего фронта тактового сигнала, в то время как в комбинаторном режиме триггер удаляется. от макроячейки, и выходы управляются непосредственно логикой. В последнем режиме штифт также может динамически переключаться между входом и выходом в зависимости от термина продукта. В любом режиме значение вывода возвращается в массив как термин продукта. Комбинации устанавливаются с помощью E2ВЫПУСКНОЙ ВЕЧЕР. [3] Выходные регистры могут быть предварительно загружены в потенциально недопустимое состояние для тестирования программистом GAL22V10. Входы и выходы включают активные подтягивания и транзисторно-транзисторная логика совместимость благодаря буферам с высоким импедансом.[5]Раздел электронной подписи пользователя включен для получения подробной информации, такой как коды идентификатора пользователя, идентификаторы версий или маркировка активов на официальных устройствах Lattice Semiconductor, а также статический раздел ES для совместимости с устройствами, отличными от Lattice Semiconductor GAL22V10. Кроме того, включена ячейка безопасности, которая, если она установлена, запрещает извлечение логики массива из микросхемы до тех пор, пока не будет установлен новый набор логики.

В официальных моделях Lattice Semiconductor защита от защелкивания реализована с помощью n-подтягивателей и накачки заряда.

Доступность

GAL22V10D был снят с производства Lattice Semiconductor в июне 2010 года, а последняя поставка состоялась в июне 2011 года. Компания Lattice не предложила и не рекомендовала совместимые по выводам замены для этого PLD.[6] Однако существуют другие совместимые по выводам альтернативы от других производителей (например, Atmel ATF22V10).

Рекомендации

  1. ^ а б Фольц, Генрих. «Дополнительные примечания: Программирование GAL22V10» (PDF). Электротехническая лаборатория I / II. Техасский университет, Панамериканский. Получено 12 января 2014.[постоянная мертвая ссылка ]
  2. ^ а б Ридер, Ник. «Программирование GAL22V10». EET1131 Цифровая электроника. Общественный колледж Синклера. Архивировано из оригинал 20 февраля 2014 г.. Получено 12 декабря 2013.
  3. ^ а б Dueck, Роберт К. (2005). Цифровой дизайн с приложениями CPLD и VHDL (2-е изд.). Клифтон-Парк, штат Нью-Йорк; [Канада]: Thomson / Delmar Learning. С. 467–469. ISBN  1401840302.
  4. ^ Вирт, Н. "Программируемое логическое устройство ispGAL22V10 [sic]". Институт компьютерных систем, Швейцарский федеральный технологический институт, Цюрих. Получено 12 января 2014.
  5. ^ "GAL22V10 Лист данных" (PDF). Массачусетский Институт Технологий. Получено 6 декабря 2015.
  6. ^ «PCN09I-10». Решетчатый полупроводник. Получено 13 декабря 2013.

внешняя ссылка