MCST-R2000 - Википедия - MCST-R2000
Общая информация | |
---|---|
Запущен | 2018 |
Разработано | MCST |
Общий производитель (ы) | |
Спектакль | |
Максимум. ЦПУ тактовая частота | 2 ГГц |
Архитектура и классификация | |
Набор инструкций | SPARC V9 |
Физические характеристики | |
Ядра |
|
История | |
Предшественник | MCST-R1000 |
В MCST R2000 (русский: МЦСТ R2000) является 64-битным микропроцессор разработан Московский Центр SPARC технологий (МЦСТ) и изготовлен TSMC.[1][2]
Особенности MCST R2000
- реализует SPARC V9 архитектура набора команд (ISA)
- восьмиядерный
- основные характеристики:
- вне очереди, двойная выдача суперскалярный [3]
- две целые единицы
- один блок с плавающей запятой
- вне очереди, двойная выдача суперскалярный [3]
- встроенный контроллер памяти
- интегрированный ccNUMA контролер
- 2 ГГц тактовая частота
- 28 нм процесс
- ~ 500 миллионов транзисторов
Рекомендации
- ^ "Создатели« Эльбрусов »выпускают процессор альтернативной архитектуры впервые за семь лет". CNews.ru. Получено 2019-07-13.
- ^ "Показан новый российский 8-ядерный 28-нм процессор МЦСТ R-2000". Техносфера Россия (на русском). 2018-04-17. Получено 2019-07-13.
- ^ Разработка тестов генератора для верификации механизма «байпас» в конвейере микропроцессора МЦСТ R2000 (PDF) (на русском), MCST, получено 2019-07-13