WDC 65C21 - Википедия - WDC 65C21
В W65C21S представляет собой очень гибкий адаптер периферийного интерфейса (PIA) для использования с WDC 65xx и другими 8-битными семействами микропроцессоров. Производится Западный центр дизайна (WDC).
W65C21S обеспечивает программируемое микропроцессорное управление максимум двумя периферийными устройствами (порт A и порт B). Управление периферийными устройствами осуществляется через два 8-битных двунаправленных Ввод / вывод Порты с индивидуально разработанными регистрами направления данных. Регистры направления данных обеспечивают выбор направления потока данных (ввод или вывод) на каждом соответствующем порте ввода-вывода. Направление потока данных может выбираться построчно со смешанными линиями ввода и вывода в пределах одного порта. Функция управления прерыванием «рукопожатие» обеспечивается четырьмя периферийными линиями управления. Эта возможность обеспечивает расширенный контроль над функциями передачи данных между микропроцессором и периферийными устройствами, а также двунаправленную передачу данных между W65C21S. Адаптеры периферийного интерфейса в многопроцессорных системах.
PIA взаимодействует с семейством микропроцессоров 65xx с линией сброса, линией синхронизации ϕ2, линией чтения / записи, двумя линиями запроса прерывания, двумя линиями выбора регистров, тремя линиями выбора микросхемы и 8-битной двунаправленной шиной данных. PIA взаимодействует с периферийными устройствами с помощью четырех линий прерывания / управления и двух 8-битных двунаправленных шин.
W65C21S PIA состоит из двух независимых секций, называемых стороной A и стороной B. Каждый раздел состоит из регистра управления (CRA, CRB), регистра направления данных (DDRA, DDRB), регистра вывода (ORA, ORB), управления состоянием прерывания (ISCA, ISCB) и буферов, необходимых для управления шинами периферийного интерфейса. Буферы шины данных (DBB) передают данные из двух секций в шину данных, в то время как регистр ввода даты (DIR) передает данные из DBB в регистры PIA. Схема управления Chip Select и RWB соединяется с линиями управления шиной процессора.
Особенности W65C21S
- Малая мощность CMOS Технология кремниевого затвора с N-ячейкой
- Замена высокой скорости / низкой мощности для Motorola / Rockwell / AMI / *Технология MOS / МОСТЭК / HITACHI / СТ Микроэлектроника / GTE / CMD 6520, 6521, 6820, 6821 PIA
- Два 8-битных двунаправленных порта ввода / вывода с индивидуальным управлением направлением данных.
- Автоматическое «рукопожатие» управление передачей данных
- Два прерывания (по одному на каждый порт) с программным управлением
- Статическая работа до 14 МГц, с высокоскоростными выходами порта A, CA2.
- Промышленный температурный диапазон
- 40-контактные пластиковые версии Dip и 44-контактные пластиковые версии PLCC
- Требования к питанию 5 В ± 10%
- Совместим с 65xx и 68xx семейство микропроцессоров