Западный мост - West Bridge

В Западный мост это растущий архитектурный подход, первоначально разработанный Cypress Semiconductor, который расширяет возможности периферийного контроллера и делает его модульным во встроенной компьютерной архитектуре. Концептуально Западный мост параллелен и дополняет децентрализацию, представленную Северный мост и Южный мост. В частности, он использовался Исследования в движении чтобы обеспечить чрезвычайно высокую скорость передачи данных в Ежевика устройств.[1]

Обзор

В то время как северный мост ориентирован на управление памятью, а южный мост - на «более медленные» возможности материнской платы, западный мост - на управление периферийными устройствами. Новая модульная архитектура открывает потенциал для повышения производительности системы. При прямом подключении периферийное управление может осуществляться полностью и независимо через контроллер West Bridge, оставляя процессор разгруженным и свободным, чтобы сосредоточиться на других операциях с интенсивным использованием данных. Не только для увеличения производительности системы через процессор, сопутствующий чип West Bridge может сам служить непосредственно в качестве периферийного ускорителя.

Этимология

Термин Западный мост был впервые введен Cypress Semiconductor, которая разрабатывает продукты, обеспечивающие оптимальную производительность и возможность подключения во встроенном мире. Название было выбрано намеренно, чтобы стать мемом, соответствующим концепциям Северного и Южного мостов. «Западный мост» относится как к архитектурной схеме в целом, так и к семейству продуктов, с которым он был представлен Cypress.

Поддержка интерфейса

Интерфейсы постоянно меняются в сторону более быстрых, с меньшим энергопотреблением, меньшим количеством выводов и новыми стандартами, что затрудняет выполнение процессорами и их интеграцию. Основная функция устройств West Bridge - обеспечить подключение к этим разнообразным интерфейсам.

Примером такого интерфейса является NAND Flash, который продолжает развиваться с новыми поколениями многоуровневой ячейки NAND. Устройство West Bridge могло бы обрабатывать управление MLC NAND и обеспечивать поддержку памяти с наименьшей стоимостью для основного процессора, который в противном случае поддерживал бы только NOR или одноуровневую ячейку NAND.

Некоторые обычно поддерживаемые интерфейсы сопутствующих микросхем West Bridge:

  • Массовая память
    • GPIO
    • MMC +
    • SD v1.1
    • SD v2.0
    • SDIO
    • CE-ATA
    • MLC NAND
    • SLC NAND
    • Полное управление NAND
  • Процессор
    • SRAM
    • SPI
    • ADMUX
    • NAND
    • НИ
  • USB
    • USB 2.0 со скоростью 480 Мбит / с

Приложения

Архитектура Западного моста актуальна для широкого круга приложений.

Общие приложения включают:

  • Телефоны
  • Портативные медиаплееры
  • Персональные цифровые помощники
  • Портативные навигационные устройства
  • Цифровые фотоаппараты
  • Принтеры
  • Торговые терминалы
  • ТВ-приставки
  • Защитные ключи

Рекомендации

внешняя ссылка