Ingenic Semiconductor - Ingenic Semiconductor
Родное имя | 君 正 集成电路 股份有限公司 |
---|---|
Торгуется как | Ingenic Semiconductor |
Промышленность | Полупроводники Fabless, Полупроводники, Дизайн интегральной схемы |
Основан | 2005 |
Основатель | Лю Цян (刘强) |
Штаб-квартира | Пекин, Китай |
Ключевые люди | Лю Цян (председатель) |
Продукты | Процессоры (XBurst), SoC (JZxxx) |
Интернет сайт | www |
Ingenic Semiconductor китайский басни полупроводник компания, базирующаяся в Пекин, Китай основана в 2005 году. Они приобрели лицензии на Архитектура MIPS наборы инструкций в 2009 году и дизайн ЦПУ -микроархитектуры на их основе. Они также проектируют система на чипе продукты, включая их процессоры и лицензированные интеллектуальная собственность на полупроводники блоки от третьих лиц, например Корпорация Виванте, заказать изготовление интегральные схемы в заводы по производству полупроводников и продать их.
Микроархитектура XBurst
Микроархитектура процессора XBurst основана на MIPS32, редакция 1 соответственно MIPS32, редакция 2 набор команд и реализует 8-ступенчатый конвейер. Технология XBurst CPU состоит из 2 частей:
- А RISC /SIMD /DSP архитектура гибридного набора команд, которая позволяет процессору иметь возможность вычислений, обработки сигналов и обработки видео. Сюда входит Media Extension Unit (MXU), 32-битное расширение SIMD. Все процессоры серии JZ47xx с Xburst uA поддерживают MXU, за исключением JZ4730.[1][2] MXU имеет собственный набор регистров, отличный от регистров общего назначения MIPS. Он состоит из шестнадцати 32-битных регистров данных и 32-битного регистра управления.[3] Процессоры, поддерживающие MXU, используются в Создатель MIPS одноплатные компьютеры. Они также присутствуют в различных планшетах, портативных игровых устройствах и встроенных устройствах.
Микроархитектура XBurst2
Ingenic Semiconductor приобрела MIPS64 лицензия на набор команд и разработанная на ее основе микроархитектура: XBurst2. XBurst2 - это двухпотоковый процессор. Его разработка «в основном будет завершена» в первой половине 2014 года, как было объявлено летом 2013 года.[4]
SoC на базе XBurst1
SoC с XBurst микроархитектура:[5]
Модель | Запуск | Fab (нм ) | XBurst1 | FPU | GPU | ВПУ | Техническая спецификация | Упаковка | Примечания | ||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|
версия | Основные часы (МГц ) | L1 Dcache [КБ] | L1 Icache [КБ] | Кэш L2 [КБ] | |||||||||
Jz4720 | 2005 | 180 | MIPS32 rev1 | 240 | 16 | 16 | Нет данных | Нет данных | Нет данных | Нет данных | Jz4720[постоянная мертвая ссылка ] | ||
Jz4725B | 2005 | 160 | 360 | Jz4725 | |||||||||
Jz4730 | 2005 | 180 | 336 | Jz4730[постоянная мертвая ссылка ] | |||||||||
Jz4740 | 2007 | 180 | MIPS32 rev1 + SIMD | 360 | Jz4740[постоянная мертвая ссылка ] | добавляет RMVB, Возможность декодирования MPEG-1/2/4 до D-1 разрешение благодаря SIMD Набор инструкций | |||||||
Jz4750 | 2009 | 180 | MIPS32 rev1 + SIMD2 | 360 | 480p | Jz4750 | добавляет телекодер | ||||||
Jz4755 | 2009 | 160 | 400 | 576P | Jz4755 | QFP176 | второе ядро предназначено только для обработки видео | ||||||
Jz4760 | 2010 | 130 | 600 | да | Виванте GC200 | 720p | JZ4760 JZ4760B | BGA345 | второе ядро предназначено только для обработки видео, FPU, совместимый с IEEE754 | ||||
Jz4770 | 2011 | 65 | MIPS32 rev2 + SIMD2 | 1000 | 256 | да | Vivante GC860[6] | 1080p | JZ4770 | BGA379 | Блок декодирования видео 1080p для h.264, ВК-1 и VP8 (вторичный процессор MIPS 500 МГц с SIMD расширение) | ||
Jz4775[7] | 65 | MIPS32 rev2 + SIMD2 | 1000 | 32 | 32 | 256 | да | X2D Core | 720p | JZ4775 | BGA314 | Блок декодирования видео 720p для h.264, ВК-1 и VP8 (вторичный процессор MIPS 500 МГц с SIMD расширение) | |
Jz4780 | 2012 | 40 | Двойной MIPS32 rev2 + SIMD2 | 1200[8] | По 32 | По 32 | 512 | да | PowerVR SGX 540 | 1080p | JZ4780 | BGA390 | Двухъядерный (SMP ) XBurst CPU, блок декодирования видео 1080p для h.264, ВК-1 и VP8 (вторичный процессор MIPS 500 МГц с SIMD расширение) |
х1000[9] | 2015[10] | 65 | MIPS32 + SIMD | 1000 | 16 | 16 | 128 | да | х1000 | BGA190 | LPDDR 32/64 МБ, интерфейс SLCD, интерфейс камеры, аудиокодек до 192 кбит / с | ||
х2000 | 2020[11] | 28 | Двойной MIPS32 + SIMD | 1500 | По 32 | По 32 | 512 | да | 1080p | х2000 | BGA270 | LPDDR2 / 3 128/256 МБ |
Принятие
SoC на базе XBurst1 обычно используются в планшетные компьютеры, портативные медиаплееры, цифровые фоторамки и устройства GPS:
ЦП JZ4730 используется в Скайтон Альфа-400 и его варианты.[12] Jz4720 используется в Оборудование с авторским левом проект Бен NanoNote.[13] Еще одно популярное устройство - Дингу игровой наладонник использует JZ4732, де-факто JZ4740. Игровой гаджет использует JZ4750. 7-дюймовые планшеты Velocity Micro T103 Cruz и T301 Cruz с Android 2.0 использовали JZ4760. SoC JZ4770 используется в нескольких Айнол Ново 7 Планшеты Android[14] и планшетный компьютер 3Q Qoo! IC0707A / 4A40. JZ4770 SoC также используется в специализированном портативном устройстве NEOGEO-X.[15] и Открытый исходный код портативный GCW Zero[16] работает на OpenDingux.[17] JZ4780 используется в ImgTec на основе MIPS одноплатный компьютер (SBC); Создатель CI20 [18]
Смотрите также
Рекомендации
- ^ "Процессор мобильных приложений JZ4780 - Руководство по программированию" (PDF). Воображаемые технологии. Архивировано из оригинал (PDF) 4 марта 2016 г.. Получено 29 декабря 2015.
- ^ «Разработка: MXU». Вики Сообщества. Получено 29 декабря 2015.
- ^ "Набор инструкций Ingenic SIMD / DSP" (PDF). Ingenic Semiconductor Co. Ltd.. Получено 30 декабря 2015.[постоянная мертвая ссылка ]
- ^ XBurst2 SoC разрабатывается
- ^ «Продукты Ingenic Xburst». Архивировано из оригинал на 2011-09-04.
- ^ «Архивная копия». Архивировано из оригинал на 2012-06-03. Получено 2011-12-13.CS1 maint: заархивированная копия как заголовок (ссылка на сайт)
- ^ Предполагается, что когда-нибудь будет называться JZ4774
- ^ Спецификация процессора мобильных приложений JZ4780
- ^ "Ingenic Semiconductor_M200 M150 JZ4780 JZ4775 JZ4760B". www.ingenic.com.cn. Получено 2020-06-02.
- ^ Уильямс, Алан (07.10.2015). «Микросхема MIPS с тактовой частотой 1 ГГц, предназначенная для взаимодействия человека с машиной». Еженедельник электроники. Получено 2020-06-02.
- ^ «Микросхема MIPS с тактовой частотой 1 ГГц, предназначенная для взаимодействия человека с машиной». 2020-07-12. Получено 2020-07-13.
- ^ Хахман, Марк (30 мая 2008 г.). "Mystery Chip обеспечивает новый UMPC стоимостью 299 долларов - новости и анализ журнала PC Magazine". 080707 pcmag.com
- ^ Компоненты оборудования Ben NanoNote
- ^ «Таблетка Паладина Ainol Novo 7 за $ 79 делает сэндвич с мороженым». Архивировано из оригинал на 2012-01-17. Получено 2012-01-23.
- ^ "Официальный сайт Neo-Geo X". Архивировано из оригинал на 2012-08-17. Получено 2013-01-10.
- ^ «Официальный сайт GCW-Zero».
- ^ http://www.mips.com/news-events/newsroom/newsindex/index.dot?id=71045 Самый дешевый планшет Android 4.1 в 2012 году основан на MIPS
- ^ "Tom's Hardware CI20".